AMD już otrzymała pierwsze działające 2-nm chipy Zen 6, do uruchomienia komercyjnego pozostały miesiące

Autor: Viktor Tsyrfa | 15.04.2025, 13:20

Podczas gdy Intel wciąż zmaga się z trudnościami i opóźnia wydanie nowych Xeonów, AMD niespodziewanie ogłosiło, że już otrzymało pierwsze działające chipy, wykonane w technologii 2 nm. Mowa o CCD (rdzeniu) dla następnej generacji procesorów EPYC Venice w architekturze Zen 6.

Co wiadomo

AMD potwierdziło, że chipy pomyślnie przeszły wstępne testy i zasilanie - to znaczy "zaskoczyły" i działają. Są produkowane w fabryce TSMC w nowej technologii N2, która wykorzystuje tranzystory z pełnym otoczeniem bramki (Gate-All-Around, GAA) - to następny krok po FinFET.

Z danych TSMC wynika, że nowy proces pozwala na zmniejszenie zużycia energii o 24-35% lub zwiększenie wydajności o 15% przy tym samym zużyciu energii. A także - na umieszczenie większej liczby tranzystorów na tej samej powierzchni (plus 15% gęstości w porównaniu z generacją 3 nm).

Procesory Venice pojawią się w 2026 roku i staną się częścią 6. generacji EPYC. Ponadto AMD potwierdziło, że już przetestowało chipy 5. generacji EPYC, wyprodukowane w nowej fabryce TSMC w Arizonie - Fab 21. To znaczy, że firma poważnie dywersyfikuje swoje moce produkcyjne, co jest dobrą wiadomością w obliczu globalnych turbulencji w łańcuchach dostaw.

Szefowa AMD Lisa Su nazwała to wydanie przykładem głębokiej współpracy z TSMC i kolejnym krokiem w rozwoju obliczeń wysokowydajnych.

Zen 6 - to przyszła architektura procesorów AMD, która będzie kontynuować rozwój linii Zen. Oczekuje się, że przyniesie dalsze zmniejszenie opóźnień, poprawę pracy z pamięcią i skalowanie rdzeni. Według nieoficjalnych danych, Zen 6 będzie wykorzystywał nową topologię cache i zaktualizowaną mikroarchitekturę bloku FP.

TSMC N2 - to zaawansowany proces technologiczny 2 nm, który po raz pierwszy wykorzystuje tranzystory typu GAA (Gate-All-Around). Umożliwia to zmniejszenie wycieków prądu, zwiększenie częstotliwości lub zmniejszenie zużycia energii.